
Znalazłam w sieci takie coś:
Wewnątrz układu scalonego pamięci RAM o pojemności 2n bitów bity przechowywane są w plastrze zwanym matrycą pamięci (ang. memory array lub memory matrix). Matryca najczęściej posiada rozmiar 2n/2 wierszy na 2n/2 kolumn. Każda komórka matrycy zawiera jeden bit informacji. Bit zostaje zaadresowany przez wybór wiersza, w którym się znajduje - uaktywniona jest linia słowa WL, połączona ze wszystkimi komórkami w danym wierszu. W efekcie linie bitów BL zostają wysterowane zawartością poszczególnych komórek (odczyt) lub wpływają na zmianę stanu komórek w wierszu (zapis). Linie bitów tworzą kolumny. Przez odczyt odpowiedniej kolumny mamy dostęp do bitu matrycy
Źródło tekstu:
- Kod: Zaznacz wszystko
http://edu.i-lo.tarnow.pl/inf/alg/002_struct/0043.php
Tylko co to jest to "2n/2"?
